#### מעבדה 3

## יואב אשד 305384869

## גלעד בינו 302252101

## מבוא

מעבד – יחידת עיבוד מרכזית, הינו רכיב חומרה במערכת מחשוב הקורא ומבצע פקודות המוזנות אליו מזיכרון המחשב.

הפקודות אותן מקבל המעבד מהזיכרון יכולות נעות בן קריאה וכתיבה לזיכרון, ביצוע פעולות לוגיות . הפקודות מורכבות מתשעה של ביטים של מידע , כאשר שלושת הביטים הראשונים מייצגים את הפקודה, שלושת הביטים האמצעיים מייצגים רגיסטר אחד ושלושת הביטים האחרונים מייצגים רגיסטר שני.

| command bit structre | Instruction | Reg X | Reg Y |
|----------------------|-------------|-------|-------|

#### <u>פקודות המעבד:</u>

: תומך בפקודות הבאות (תומך בכמה בפקודות במקביל בכל זמן מחזור) multi cycle המעבד mv,mvi , add,sub,addi,subi

## : *MV*

פקודה המעתיקה מידע מכניסת המידע לרגיסטר, אשר מתבצעת במחזור שעון אחד.

- IR שומר אותה ברגיסטר  $IR_{i}$ ו שומר אותה ברגיסטר דולכן המעבד קורא את הפקודה הנכנסת מכניסת היבעה דולכן המעבד קורא את הפקודה הנכנסת מכניסת היבעה ושומר אותה ברגיסטר עד להתקדמות למצב הבא:
  - ברגע  $T_1$  , המעבד קורא את הפקודה מרגיסטר IR , ובהתאם , מדליק את הביט אל רגיסטר היעד, על מנת שיוכל לכתוב אליו, ולאחר מכן מעביר את המידע ליציאת הBUSWIRES , ומשם המידע יועבר לרגיסטר היעד וישמר שם.
    - . לאחר מכן המעבד ידליק את ביט Done לטובת סימון סיום הפקודה ומעבר לפקודה הבאה.

## :MVI

פקודה המעתיקה מידע מרגיסטר לרגיסטר, אשר מתבצעת במחזור שעון אחד.

- IR ושומר אותה ברגיסטר DIN ברגע  $T_0$  ביט,  $T_0$  ושומר אותה ברגיסטר את הפקודה הנכנסת למצב הבא:
  - מנת אל רגיסטר היעד, על מנת , ובהתאם , מדליק את הביט אל רגיסטר היעד, על מנת , ובהעה , את המעבד קורא את הפקודה מרגיסטר BUSWIRES , ומשם המידע יועבר לרגיסטר היעד יועמר שום אליו, ולאחר מכן מעביר את המידע ליציאת היעד איינער שום המידע יועבר איינער את המידע יועמר שום איינער איינ
    - . לאחר מכן המעבד ידליק את ביט Done לטובת סימון סיום הפקודה ומעבר לפקודה הבאה.

# :add

פקודה המחברת בין שני ערכי רגיסטרים, ושומרת את התוצאה ברגיסטר היעד ( האמצעי בפקודה) , אשר מתבצעת בארבעה מחזורי שעון.

- IR ושומר אותה ברגיסטר  $IR_{.}$ ו ביגי וושומר אותה ברגיסטר את הפקודה הנכנסת מכניסת היביע וושומר אותה ברגיסטר עד להתקדמות למצב הבא:
  - יישמר buswires קוראים מידע מרגיסטר X , ומדליקים את הביט  $a\_in$  כך שהמידע שיועבר ל ברגיסטר A לצורך פעולת החישוב.
  - , א ישתנה, A כך שהמידע שנמצא ברגיסטר  $T_2$  קוראים מידע מרגיסטר את מכבים את הביט  $g_-$ ות מידע שנמצא ברגיסטר הביט של  $g_-$ ות שמר ברגיסטר G.
  - באמצעות ניתוב , buswires ברגע g מגיע אל ה ברגיסטר g נכבה, תוצאת החישוב השמורה ברגיסטר g נכבה, ניתוב g נסבר, נשמרת ברגיסטר המטרה. לאחר מכן נדלק ביט הg לציון סיום הפעולה. g

## : *sub*

פקודה המחברת בין שני ערכי רגיסטרים, ושומרת את התוצאה ברגיסטר היעד ( האמצעי בפקודה) , אשר מתבצעת בארבעה מחזורי שעון.

- IR שומר אותה ברגיסטר, , ולכן המעבד קורא את הפקודה הנכנסת מכניסת ה $IR_{-}$ ו ושומר אותה ברגיסטר ודע להתקדמות למצב הבא:
  - יישמר buswires כך שהמידע שיועבר ל  $a\_in$  יישמר , X ומדליקים את מרגיסטר ל קוראים מידע מרגיסטר ל פעולת החישוב.
  - ישתנה, A א ישתנה ברגיסטר  $T_2$  קוראים מידע מרגיסטר א מכבים את הביט  $a\_in$  כך שהמידע שנמצא ברגיסטר ישתנה,  $g\_in$  ומדליקים את הביט של  $g\_in$  על מנת שתוצאת החישוב של הLU ומדליקים את הביט של
  - ברגע buswires , ביט g מגיע אל ה ברגיסטר g נכבה, תוצאת החישוב השמורה ברגיסטר g מגיע אל ה g נכבה, תוצאת ניתוב שמתבצע על ידי הmux, נשמרת ברגיסטר המטרה. לאחר מכן נדלק ביט הmux

#### addi

פקודה המחברת בין שני ערכי רגיסטרים, ושומרת את התוצאה ברגיסטר היעד ( האמצעי בפקודה) , אשר מתבצעת בארבעה מחזורי שעון.

- IR ושומר אותה ברגיסטר DIN ברגע  $T_0$  ביט ואלכן המעבד קורא את הפקודה הנכנסת מכניסת ה $IR_-$  ושומר אותה ברגיסטר עד להתקדמות למצב הבא:
  - יישמר buswires קראים מידע שיועבר ל הביט  $a\_in$  כך שהמידע מרגיסטר א ,  $T_1$  יישמר ברגיסטר A לצורך פעולת החישוב.
  - ם לא ישתנה, ומדליקים  $a\_in$  כך שהמידע שנמצא ברגיסטר A לא ישתנה, ומדליקים מרגע  $T_2$  קוראים מידע מ- DIN, מכבים את הביט של  $g\_in$  את הביט של  $g\_in$ 
    - באמצעות ניתוב , buswires ברגע g מגיע אל ה ברגיסטר g נכבה, תוצאת החישוב השמורה ברגיסטר g מגיע אל ה g נכבה, נישמרת ברגיסטר המטרה. לאחר מכן נדלק ביט הg נשמרת ברגיסטר המטרה. לאחר מכן נדלק ביט הg נשמרת ברגיסטר המטרה.

## <u>subi</u>

- פקודה המחברת בין שני ערכי רגיסטרים, ושומרת את התוצאה ברגיסטר היעד ( האמצעי בפקודה) , אשר מתבצעת בארבעה מחזורי שעון.
- IR ושומר אותה ברגיסטר DIN ברגע הפקודה הנכנסת העבד קורא את הפקודה הולכן המעבד דלוק , , וולכן המעבד קורא את הפקודה הנכנסת הידער לחצב הבא:
  - יישמר  $a\_in$  , קוראים מידע מרגיסטר X , ומדליקים את הביט  $a\_in$  כך שהמידע שיועבר ל buswires יישמר ברגיסטר A לצורך פעולת החישוב.
  - מר א ישתנה, ומדליקים A כך שהמידע שנמצא ברגיסטר DIN מכבים את הביט הברגע  $T_2$  ברגע  $T_2$  אישתנה, ומדליקים מידע הביט של  $g\_in$  על מנת שתוצאת החישוב של ה-AL תישמר ברגיסטר  $g\_in$ 
    - באמצעות ניתוב , buswires ביט g נכבה, תוצאת החישוב השמורה ברגיסטר ברגיסטר g מגיע אל ה g נכבה, תוצאת החישוב השמורה ברגיסטר מכן g נשמרת ברגיסטר המטרה. לאחר מכן נדלק ביט הmux , נשמרת ברגיסטר המטרה.

| Operation                | Function Preformed             |
|--------------------------|--------------------------------|
| $mv R_x R_y$             | $R_x \leftarrow [R_y]$         |
| mvi R <sub>x</sub> , #D  | $R_x \leftarrow D$             |
| add $R_x$ , $R_y$        | $R_x \leftarrow [R_x] + [R_y]$ |
| $sub R_x, R_y$           | $R_x \leftarrow [R_x] - [R_y]$ |
| addi R <sub>x</sub> ,#D  | $R_x \leftarrow [R_x] + D$     |
| subi R <sub>x</sub> , ♯D | $R_x \leftarrow [R_x] - D$     |

## אופן פעולת המצבים:

מכונת המצבים הממומשת פועלת באופן הבא:

בכל שלב ושלב כל האותות מוחזקים בתור ברירת מחדל ב0, כלומר כבויים (ביטים) או ריקים (רגיסטרים).

. כאשר ביט RUN דולק, המכונה בודקת את התנאים ועוברת בין המצבים, אחרת היא נשארת באותו מצב שבו הייתה

 $\mathcal{T}_0$  באשר ביט  $\mathit{Done}$  דולק, המכונה מעדכנת את היציאה הרלוונטית דולק,

. המצבים השונים מתארים זמני מחזור של המעבד, כאשר כל זמן מחזור מיוצג על ידי שני ביטים

.IRבמצב 00 , המכונה נמצאת במחזור  $T_0$  , השלב ההתחלתי בו המכונה קוראת מידע מ

במצב 0 , המכונה נמצאת במחזור  $T_1$  , במידה והפעולה הנתונה היא פעולת mv או mv, ביט המכונה במצב  $T_1$  , במידה המכונה ממשיכה לשלב  $T_2$ .

במצב 10 המכונה נמצאת במחזור  $T_2$ , כלומר מתבצעת פעולה שמערבת חישוב באמצעות ה שומרים ערך לרגיסטר ALU אלצורך חישוב בשלב הבא.

במצב 11 המכונה נמצאת במחזור  $T_3$ , המשך פעולת החישוב, שמירת תוצאת החישוב ברגיסטר התוצאה (G) והקפצת ביט  $T_3$ , המכונה חוזרת למצב  $T_3$ , כלומר חזרה להתחלה של מחזור חדש.

## <u>טבלה המייצגת את הביטים והרגיסטרים הפעילים עבור כל מחזור:</u>

|      | $T_0$ | $T_1$               | $T_2$       | $T_3$     |
|------|-------|---------------------|-------------|-----------|
| MV   | IR_in | RY_out,RX_in Done   |             |           |
| MVI  | IR_in | DIN_out, RX_in Done |             |           |
| ADD  | IR_in | RXout , Ain         | RYout , Gin | Gout RXin |
|      |       |                     |             |           |
|      |       |                     |             | DONE      |
| SUB  | IR_in | RXout , Ain         | RYout , Gin | Gout RXin |
|      |       |                     |             |           |
|      |       |                     |             | DONE      |
| ADDI | IR_in | RXout, Ain          | DINout, Gin | Gout RXin |
|      |       |                     |             | DONE      |
| SUBI | IR_in | RXout, Ain          | DINout, Gin | Gout RXin |
|      |       |                     |             | DONE      |

## סכמת המערכת.



## פירוט כניסות ויציאות:

- אות שעון המתזמן את המערכת.  $extcolor{c}LK$
- . אות בן תשעה ביטים המייצג את הפקודה המגיעה למעבד DIN
- . אות המורכב מביט אחד, המאפשר למעבד להתחיל לעבוד ולעבור בין מצב למצב. -RUN
  - אות המאפס את המצב הנוכחי למצב ההתחלתי. RESETN
  - אות המורכב מביט אחד המסמן את סיום פעולת המעבד הנוכחית. -DONE
- ביטים המעביר מידע אל הרגיסטרים ואל יחידת החישוב לטובת המשך *BUSWIRES* ביטים המעביר מידע אל הרגיסטרים ואל יחידת החישוב לטובת המשך פעולת המעבד.

## חלוקת המערכת למודולים:

<u>: proc - מודול הטופ ומכונת המצבים של הפרויקט</u>

משמש בתור הטופ של כל המעבד וכן בתור מכונת המצבים המבצעת את פעולות המעבד.

DIN, Resetn, Clock, Run,, :כניסות

 $Done, R0, R1, R2, R3, R4, R5, R6, R7, RA, RG, alu_{out}, Tstep\_Q, BusWires: \\ \textbf{"Yurand For Notation Proposition Propositio$ 

## : mux module

משמש בתור בורר יציאות וכניסות למעגל , הmux בוחר כניסה אחת לפי האותות שהוא מקבל מprocn ומעביר את המידע ממנה אל הbuswires. המודול הנ"ל הינו אסינכרוני.

מניסות: R0, R1, R2, R3, R4, R5, R6, R7, g\_in, DIN, r\_out, g\_out

out:יציאות

## מודול הALU unit:

.add, addi, sub, subi משמש בתור יחידת חישוב לוגית עבור פעולות אריתמטיות משוב לוגית חישוב לוגית משמש

המודול הנ"ל הינו אסינכרוני.

alu\_in,regA,regB :כניסות

ALUout :יציאות

## <u>רגיסטרים:</u>

כל הרגיסטרים הינם יחידות סינכרוניות.

<u>:G רגיסטר</u>

: ALU רגיסטר המחזיק את תוצאת פעולת החישוב של

 $g\ in\ , clock\ , alu\_out\ :$  כניסות

RG :יציאות

A רגיסטר

רגיסטר המחזיק את אחד הערכים המועברים לALU לצורך חישוב.

clk, ain, bus wires:כניסות

 $a\_out$  : יציאות

## <u>ורגיסטר IR</u>

רגיסטר המחזיק את הפקודה המגיעה מכניסת הDIN ולהעביר אותה לתוך מכונת המצבים כאשר היא מקבל אות שמורה לה לעשות זאת מתוך מכונת המצבים.

DIN,  $IR_{in}$ , Clock: כניסות

IR :יציאות

<u> 2 רגיסטר 7 – R0</u>

רגיסטרים באורך שמונה ביט שמטרתם לשמור מידע במערכת. כאשר הכניסה אליהם דלוקה (ביט במצב 1) הם נמצאים במצב של זכרון (מחזיקים את המידע ללא יכולת שינוי).

 $0 \le n < 7$  כניסות , buswires, rin[n], clock : כניסות

## מודול מספר PROC: 1

#### אותות כניסה:

- . באורך תשע ביטים , IR כאשר ניתן לכתוב לרגיסטר ויתן שנטענת וורך שנטענת : DIN
  - . ביט שכאשר הוא פועל מסמן התחלה של ביצוע פקודה חדשה במעבד : Run
    - שעון לטובת סנכרון המעבד. *CLK*
    - . ביט אשר קובע איפוס של המעגל כאשר הוא כבוי : Resetn

## :אותות יציאה

- במעבד. אות באורך ביט אחד שמסמן סיום של פקודה במעבד. *Done*
- אות באורך ביט אחד שמסמן ל-ALU להתחיל לעבוד עקב כניסה של פקודת חישוב :  $alu\_out$ 
  - IR אות באורך ביט אחד שמסמן למעבד לקרוא פקודה מרגיסטר:  $IR_{in}$
- . אות שמאפשר למעבד לכתוב לרגיסטר a. כאשר הוא כבוי המידע הקיים ברגיסטר נשמר  $a\_in$
- . אות שמאפשר למעבד לכתוב לרגיסטר g. כאשר הוא כבוי המידע הקיים ברגיסטר נשמר. g
  - buswiresאות שמורה לmux להעביר את תוצאת החישוב מה  $g\_out$  -

המודול מתפקד בתור הtop של הפרויקט וכן בתור מכונת המצבים שאחראית על מעבר בין מצבי המעבד.

ההסדס הינו יחידה סינכרונית , שפועלת בעליות שעון , השולטת בפעולות המעבד , הmux והשla באמצעות מכונת מצבים שבהתאם לטבלה ולפעולה הנתונה, מוציאה ביטים לmux ולalu על מנת לבצע פעולות לפי הסדר הנתון בטבלה ובזמן הרצוי

הפקודה מתקבלת מרגיסטר IR שמוזן מכניסת הDIN, כאשר שלושת הביטים הראשונים נקראים בתור הפקודה , וששת הביטים האחרים של הפקודה, המייצגים את עוברים דרך מודול dec3to8 על מנת לקבל ייצוג 8 ביטים לכל אחד.

מכונת המצבים מורכבת משתי לולאות, אחת אחראית על מעבר ממצב למצב כתלות בביטים של run, reset, done וכן דואגת להעביר את המכונה ממצב למצב לפי הסדר הרצוי, ולולאה נוספת המתפעלת את פעולות המעבד על ידי הדלקה וכיבוי ביטים , והקצאת רגיסטרים כנדרש. לטובת שליטה על פעולת המעבד, בכל שלב של מכונת המצבים כל האותות מוחזקים בערך (הערכים שלהם מצוינים בכל זמן מחזור) , על מנת להימנע ככל האפשר מהתנהגות בלתי צפויה.

- . ביטים את המידע אליהם ולקרוא ביטים לאחסון מידע , כאשר ניתן לכתוב אליהם ולקרוא מהם את המידע:  $R_0-R_7$ 
  - .ALU רגיסטר ששומר מידע לפני כניסה ל:RA
- . אות לעשות את מתקבל אות את החישוב של הALU ומעביר אותה לא תוצאת החישוב של החישוב של הארביר אותה לארביר אותה לארביר אות מוצאת החישוב של החישוב אות החישוב החישוב אות התביב אות החישוב אות החיש החיש החישוב התוב החיש החישוב החישוב התוב החישוב החישוב החיש ה
  - . במכונת המצבים:  $Tstep\_Q$

עקב היות המודול הנ"ל טופ של הפרויקט בנוסף, הוא כולל גם אינסטנסים של רגיסטרים עבור כל רגיסטר שצריך לממש, וכן עקב היות המודול הנ"ל טופ של הalu לצורך חיבור מכונת המצבים לmux ולש.

## mux module: 2 מודול מספר

#### : אותות כניסה

- g כניסת מידע באורך תשע ביט מרגיסטר  $g\_in$ 
  - . כניסת מידע באורך תשעה ביטים DIN
- רגיסטרי מידע באורך שמונה ביט. R0, R1, R2, R3, R4, R5, R6, R7

## יציאות:

- רגיסטר יציאה באורך תשע ביט.  $r\_out$ 
  - g ביט קריאה מרגיסטר  $-g_out$  -
    - $\Delta DIN\_out$  -
      - יציאה out -

.buswires מודול mux הינו מודול אסינכרוני שתפקידו לבחור יציאה על פי אותות הכניסה שהוא מקבל ולהוציא אותה

 $.g\_in$  מקבל 10 כניסות שונות ,8 רגיסטרים באורך שמונה ביט, כניסת מידע באורך תשע ביט, כניסה ביט אחד muxה

DINאם האיים ברגיסטר, אם יקבל כניסה מbuswires אם הא יעביר הוא יעביר הוא יעביר הוא יעביר מידע באחד הרגיסטרים , הוא יעביר לניסה מbuswires האט יעביר את התוצאה של הbuswires , שום יקבל אות שירות לbuswires , ואם יקבל אות  $g\_in$  , האט יעביר את התוצאה של היים אום יקבל אות העוצאה של היים אום יעביר את העוצאה של היים יקבל אות יעביר אות היים יקבל אות יעביר אות העוצאה של היים יקבל כניסה מיעביר אות העוצאה של העוצה יעביר אות העוצה יעביר א

## מודול 3: ALU\_unit

#### כניסות:

- ALU ביט הפעלת  $alu\_in$
- ערך ראשון לחישוב.  $A_val$ 
  - $B\_val$  ערך שני לחישוב.

#### יציאות:

ALUout

מודול הALU אחראי על ביצוע פעולות חישוב. הוא מקבל שני ערכים באורך תשע ביט, אחד מרגיסטר A במחזור  $T_1$  והשני פעולות חישוב הפקודה שהוא מקבל מה FSM, הוא מבצע את פעולת החישוב ומוציא את  $T_2$ , ועל פי הפקודה שהוא מקבל מה DLO, DLO,

# dec3to8:4 מודול

# <u>כניסות:</u>

- אות כניסה בעל שלוש ביטים המייצג רגיסטר. W
  - ביט הפעלה למודול. En -

## יציאות:

. א : קידוד 8 ביט לרגיסטר שהתקבל כקלט. Y

מודול ה dec3to8 הינו מודול אסינכרוני, המקבל מספר בין 3 ביטים שערכו נע בין 0 ל7 ומחזיר את הקידוד של הרגיסטר הרצוי בשמונה ביטים.

## <u>regn:5 מודול</u>

## <u>כניסות:</u>

- R: המידע שנכנס לתוך הרגיסטר, באורך שמונה ביט.
- . ביט הפעלה של המודול, כאשר הוא פועל ניתן לכתוב לרגיסטר, כאשר הוא כבוי המידע נשמר. Rin -
  - . שעון לטובת סנכרון המודול: Clock -

## <u>יציאות:</u>

. מוצא הרגיסטר , המכיל את המידע, באורך שמונה ביט.  $\mathcal{Q}$ 

.Q , שבעליית שעון דוגם מידע מהכניסה, ומעביר אותו ליציאה שלו regn מייצר רגיסטר regn

## <u>סימולציות</u>

## סימולציות של פעולות המעבד:

#### פקודות VOM ו- IVOM:



בסימולציה ניתן לראות פעילות תקינה של פקודת MOV המעבירה מידע מרגיסטר Y לרגיסטר X. ראשית איתחלנו את הערכים של הרגיסטרים בעזרת פקודת ה-MOVI אשר לוקחת שני מחזורי שעון ומעבירה את הערך ששמור ב-DIN לרגיסטר היעד. במקרה הזה בחרנו ב-R1 להיות רגיסטר היעד והערך השמור אצלו בהתחלה הוא 6. הערך השמור בריגסטר R0 הוא 2. לאחר הפעלת הפקודה, במחזור שעון השני, הערך שברגיסטר R0 יעבור לרגיסטר R1 ואכן כמו שניתן לראות הערך שנשמר ברגיסטר מושצריך.

## פקודת ADD:



בדומה לסימולציה הקודמת, גם פה איתחלנו שני רגיסטרים 11 ו- 20 בעזרת פקודת MOVI שתיארנו לעיל כאשר 2 – 70. לאחר האיתחול הפעלנו את פקודת ה-ADD אשר מחברת בין שני רגיסטרים ושומרת את התוצאה ברגיסטר היעד. R1=6 פקודה זו מבוצעת על פני ארבעה מחזורי שעון. בסימולציה ניתן לראות כי בסיום הפקודה הערך שנשמר ברגיסטר R1 הוא הסכום של שני הרגיסטרים אותם הכנסנו. נציין כי ערכי הרגיסטרים מיוצגים בבסיס OCTAL. כך שרשום ברגיסטר היעד שהתוצאה היא 10 אך בבסיס עשרוני מקבלים 8 שזו אכן התוצאה.

## פקודת SUB:

| Mast | er Time | Bar: 0 ps        | Pointer: 238.4 ns                                 | Interval: 238.4 ns | Start:            | E                 | nd:          |       |
|------|---------|------------------|---------------------------------------------------|--------------------|-------------------|-------------------|--------------|-------|
|      | Name    | Value at<br>0 ps | 0 ps 80.0 ns 160,0 ns 240,0 ns 320,0 ns 0 ps      | 400,0 ns 480,0 ns  | 560,0 ns 640,0 ns | 720,0 ns 800,0 ns | 880,0 ns 960 | 0,0 n |
| 0    | Rese    | BO               |                                                   |                    |                   |                   |              |       |
| 2    | Clock   | BO               |                                                   |                    |                   |                   |              | П     |
| n.   | Run     | BO               |                                                   |                    |                   |                   |              | -     |
|      | DIN     | 0 000            | 000(10006(00002) 000 310                          |                    | 000               |                   |              | -     |
| # :  | Bus     | B 0000           | 000000000000000000000000000000000000000           |                    | 000000010         |                   |              | -     |
| 25   | RO      | 0 000            | 000 X                                             |                    | 002               |                   |              | -     |
| 25   | R1      | 0 000            | 000 X 006 X                                       |                    | 004               |                   |              |       |
|      |         |                  | 000 000                                           |                    | 002               |                   |              |       |
|      | RA      | 0 000            | 000 X                                             |                    | 004               |                   |              |       |
| -    | RG      | 0 000            | 0000\(\)10010\(\)10000\(\)00000\(\) 011001000\(\) |                    | 000000000         |                   |              |       |
|      | regn    | B 0000           | 00 X01X00X01X 00 X01X10X11X                       |                    | 00                |                   |              |       |
| 3    | Tste    | B 00             |                                                   |                    |                   |                   |              |       |

גם כאן איתחלנו את הרגיסטרים RO ו-RO עם אותם ערכים כמו קודם בעזרת פקודת MOVI. לאחר האיתחול הפעלנו את פקודת ה-SUB אשר לוקחת 4 מחזורי שעון ומחסרת בבין שני רגיסטרים. את התוצאה היא שומרת בגיסטר היעד R1. ואכן גם פה התוצאה שמקבלים מעידה על פעילות תקינה. בסוף הפעולה הערך שנשמר ב-R1 הוא 4 כפי שציפינו לקבל.

## פקודת ADDI:



פקודה זו מחברת בין רגיסטר לבין IMMEDIATE השמור ב-DIN. לאחר איתחול רגיסטר R1 עם הערך 3 בעזרת פקודת MOVI השמור ב-ADD גם היא מבוצעת על פני 4 מחזורי שעון. במקרה של ADD הפעלנו את פקודת ADDI. ראשית נציין כי בדומה לפעולת ADD גם היא מבוצעת על פני 4 מחזורי שעון. במקרה של ADDI בשונה מ-ADD, במחזור שעון T2 אנו קוראים את ה- IMMEDIATE ששמור ב- DIN, במקום קריאה מרגיסטר Y. בחרנו במספר 12 (CCTAL). ואכן ניתן לראות כי בסיום מחזור השעון הרביעי הערך של רגיסטר היעד שווה לסכום של 3 ו- 12 שהוא 15 (CTAL).

#### פקודת SUBI



פקודה זו מחסרת בין ערך של רגיסטר לבין IMMEDIATE השמור בDIN. ראשית איחתלנו את הערך ברגיסטר R1 (7) בעזרת פקודת MOVI. לאחר מכן הפעלנו את פקודת SUBI אשר לוקחת 4 מחזורי שעון. כפי שתואר בפקודת ADDI גם פה אנו קוראים במחזור שעון T2 את המידע מDIN (2 במקרה זה) ומבצעים את פעולת החיסור בעזרת ה-ALU. התוצאה נשמרת ברגיסטר היעד R1. ואכן קיבלנו כי התוצאה היא 5.

# מקרי קצה:

## פעולת SUB



בסימולציה זו ניתן לראות את פעולת הפקודה SUBI בין הערך 3 ברגיסטר R1 לבין IMMEDIATE בעל הערך 5. כלומר בסימולציה זו ניתן לראות את פעולת הפקודה SUBI בין הערך 3 בין ממש לא התוצאה אותה אנו מקבלים. המעבד שלנו לא מתוכנן הפעולה שמתבצעת היא 5-5=5-3. ניתן לראות כי זהו ממש לא התוצאה אותה אנו מקבלים. המעבד שלנו לא מתוכנן להציג מספרים שליליים ובמקום מציג את הערך 510 (OCTAL ב-OCTAL)

## :ADDI פעולת

בערך 550 בערך IMMEDIATE בערך MOVI בין בסימולציה הבאה ניתן לראות כי חיבור בין רגיסטר המאותחל עם הערך 500 באמצעות 168 בין רגיסטר בין רגיסטר המאותחל עם הערך 168 בעשרוני). זאת מאחר ואנו עוברים את כמו הביטים של הרגיסטרים, שהוא 9.



## <u>שימוש בכל הרגיסטרים:</u>

. נראה העברת ערך מR1 עד לR1 וחזרה לR1 כדי להראות שכל הרגיסטרים עובדים



ניתן לראות שהערך 6 מוכנס לרגיסטר 6, לאחר מכן מועבר מרגיסטר 0 לרגיסטר 1, וכך עד רגיסטר 7, ולאחר מכן נעשית פעולת חיבור בין רגיסטר 7 ל1 ששומרת את הערך 12 ב7. כמו כן ניתן לראות עבור פעולה add שהערך ברגיסטר A הוא 6 פעולת חיבור בין רגיסטר 7 ל1 ששומרת את התוצאה של הALU. לכן ניתן להסיק כי כל הרגיסטרים עובדים בצורה תקינה.

## מה לא בדקנו:

לא בדקנו פקודה שעובדת על כל הרגיסטרים ביחד ( למשל פקודה שמזיזה את כל הערכים ברגיסטרים בו זמנית, או פקודה שמוחקת את המידע בכל הרגיסטרים, או פקודה שסוכמת את כל הרגיסטרים ביחד, וכו') . ניתן לבדוק את האפשרות הזו שמוחקת את המידע בכל הרגיסטרים, או sumall או sumall או sumall

. A כמו כן לא בדקנו פעולות לא חוקיות, כמו גישה לרגיסטר לא בזמן המחזור שלו ,או הפעלת ה $\mathsf{ALU}$  ללא ערך ברגיסטר ניתן לבדוק אפשרויות אלה על ידי הוספת מצבים במחזור  $T_1$  שמיועדים לבדיקה של ערכים אלו.

כמו כן לא בדקנו את הטיימינג של המעבד עקב בעיות בתוכנה.

# סיכום

המעבד אותו מימשנו הינו מסוג מולטי סייקל, כלומר, המעבד מבצע כל פקודה בשלבים כשכל שלב לוקח מחזור שעון אחד, בניגוד לסינגל סייקל שכל פקודה המבוצעת בו לוקחת מחזור שעון והזמן שלוקח תלוי בפקודה הארוכה ביותר.

יתרונות המולטי סייקל

- כל פקודה מתבצעת בזמן המחזור שלה ולא צריכה להיות באורך הפקודה הארוכה ביותר -יעיל יותר בהשוואה לסינגל סייקל
  - יחידת השליטה שולחת אותות פר מצב ולא פר הוראה.
    - אין כפילות חומרה
  - זריז יותר מסינגל סייקל במקרים של ביצוע מספר של פקודות.

## חסרונות

- דורש עוד רגיסטרים בהשוואה לסינגל סייקל כדי לשמור תוצאות של צעדים , ולכן מורכב יותר ליישום.

על מנת להפוך את המעבד לסינגל סייקל, נרצה שכל פקודה שהמעבד מבצע, תתבצע בזמן מחזור אחד בצורה אחידה.